第1章 逻辑代数基础 1
1.1数制与码制 2
1.1.1常用的数制 2
1.1.2不同数制之间的转换 4
1.1.3码制 6
1.2逻辑运算 9
1.2.1基本逻辑运算 9
1.2.2组合逻辑运算 11
1.3逻辑代数的基本公式和基本规则 12
1.3.1逻辑代数的基本公式 12
1.3.2基本规则 13
1.4逻辑函数的表示方法 15
1.4.1逻辑真值表 15
1.4.2逻辑函数式 16
1.4.3逻辑图 16
1.4.4波形图 16
1.4.5各种表示方法之间的相互转换 16
1.5逻辑函数表达式的两种标准形式 18
1.5.1最小项 18
1.5.2最大项 18
1.5.3最小项和最大项的性质 19
1.5.4逻辑函数的与或标准表达式和或与标准表达式 20
1.5.5逻辑函数的卡诺图表示法 21
1.6逻辑函数的化简 25
1.6.1同一逻辑函数表达式形式的多样性 26
1.6.2公式法化简 26
1.6.3卡诺图法化简 28
1.6.4具有无关项的逻辑函数表达式的化简 30
1.7逻辑函数表达式形式的变换 33
1.7.1五种类型的逻辑函数表达式 33
1.7.2与或型转换为与非与非型 34
1.7.3与或型转换为或与型 34
1.7.4与或型转换为或非或非型 35
1.7.5与或型转换为与或非型 35
小结 35
习题 36
第2章 组合逻辑电路 39
2.1组合逻辑电路分析 40
2.2组合逻辑电路设计 44
2.3编码器 47
2.4译码器 51
2.4.1二进制译码器——3线-8线译码器 52
2.4.2代码转换译码器——8421BCD码(4线-10线)译码器 56
2.4.3显示译码器 57
2.5数据选择器 60
2.6加法器 66
2.6.1半加器 66
2.6.2全加器 67
2.6.3串行多位加法器 67
2.7数值比较器 68
2.8组合逻辑电路中的竞争-冒险现象 69
小结 71
习题 71
第3章 触发器 76
3.1锁存器和双稳态触发器 77
3.1.1 RS锁存器 77
3.1.2钟控RS触发器 78
3.1.3边沿触发D触发器 79
3.1.4边沿触发JK触发器 80
3.1.5 T与T′触发器 82
3.1.6触发器之间的转换 83
3.2施密特触发器 85
3.2.1门电路组成的施密特触发器 85
3.2.2集成施密特触发器 87
3.2.3施密特触发器的应用 88
3.3单稳态触发器 89
3.3.1由门电路构成的微分型单稳态触发器 89
3.3.2集成单稳态触发器 92
3.3.3单稳态触发器的应用 95
3.4多谐振荡器 97
3.5 555定时器及其应用 98
3.5.1 555定时器内部结构和工作原理 98
3.5.2 555定时器构成的施密特触发器 101
3.5.3 555定时器构成的多谐振荡器 102
3.5.4 555定时器构成的单稳态触发器 103
3.5.5 555时基集成电路的分类 104
3.5.6基于555时基集成电路的实际应用举例 109
小结 113
习题 114
第4章 时序逻辑电路 122
4.1时序逻辑电路概述 122
4.2时序逻辑电路分析 124
4.2.1同步时序逻辑电路分析 124
4.2.2异步时序逻辑电路分析 130
4.3同步时序逻辑电路设计 131
4.4中规模集成时序逻辑电路 138
4.4.1计数器 138
4.4.2计数进制的改变 140
4.4.3计数器的应用实例 144
4.5寄存器 144
4.5.1数码寄存器 145
4.5.2移位寄存器 146
4.6时序逻辑电路中的竞争-冒险现象 148
小结 149
习题 149
第5章 门电路与半导体存储器 155
5.1门电路基础 155
5.1.1半导体二极管门电路 156
5.1.2半导体三极管门电路 158
5.1.3集电极开路门电路 159
5.1.4三态门 161
5.2半导体存储器 163
5.2.1只读存储器 164
5.2.2随机存储器 166
5.2.3存储器的扩展 166
5.2.4用存储器实现组合逻辑函数 169
小结 171
习题 171
第6章 数字电子电路及系统设计 174
6.1典型数字电子系统的组成 174
6.2任意进制计数器设计 176
6.2.1 N进制计数器设计要点 176
6.2.2计数电路设计 176
6.3 555时基电路及其应用 183
6.3.1 555时基电路的内部结构 183
6.3.2 555时基电路的基本工作模式 184
6.3.3 555集成电路的典型应用 188
6.4数字电子钟设计 189
6.4.1数字电子钟系统概述 189
6.4.2单元电路设计与分析 190
6.5智力竞赛抢答器设计 195
6.5.1智力竞赛抢答器系统概述 195
6.5.2智力竞赛抢答器系统原理和组成框图 195
6.5.3智力竞赛抢答器单元电路设计 196
小结 203
习题 203
第7章 基于Proteus的数字电子技术仿真实验 205
7.1 Proteus简介 206
7.2 Proteus电路设计软件使用方法 206
7.2.1安装环境 206
7.2.2安装步骤 207
7.2.3 Proteus仿真实验界面 208
7.3典型数字电路仿真实验 211
7.3.1集成门电路逻辑功能测试实验 211
7.3.2组合逻辑电路仿真实验 216
7.3.3编码器及其应用实验 218
7.3.4译码器及其应用实验 219
7.3.5字段译码器逻辑功能测试及其应用实验 220
7.3.6半加器和全加器实验 223
7.3.7触发器及其应用实验 225
7.3.8时序逻辑电路设计实验 228
7.3.9计数、译码及显示电路实验 229
7.3.10集成移位寄存器应用实验 230
小结 232
习题 232
附录A图形符号对照表 233
参考文献 234